![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
代理商售后維修區(qū)域:北京-上海-浙江-廣東-河南-杭州-鄭州-廣州-深圳-佛山-惠州-廈門-汕頭-臺灣-香港-天津-西安-寶雞-杭州-溫州-常州-無錫-蘇州-南京-鎮(zhèn)江-揚州-南通-合肥-徐州-常熟-石家莊-太原-呼和浩特-沈陽-長春-哈爾濱-南京-合肥-福州-南昌-濟南-鄭州-武漢-長沙-廣州-南寧-?-成都-貴陽-昆明-拉薩-西安-蘭州-西寧-銀川-烏魯木齊-杭州-沈陽-長春-哈爾濱-濟南-武漢-廣州-南寧-成都-西安-大連-寧波-廈門-青島-深圳-杭州-淮安-連云港-昆山-嘉興-湖州-秦皇島-邯鄲-邢臺-保定-張家口-承德-廊坊-呼和浩特-包頭-鞍山-大慶-錦州-鐵嶺-盤錦-湛江-蕭山-遼寧-淄博-寧夏-綿陽-云南-朝陽-陜西-青海-北海-唐山-吉林-蘇州-昆山-無錫-鎮(zhèn)江-常州-連云港-淮安-淮陰-鹽城-揚州-徐州-宜興-江陰-南通-揚州-上海-滁州-內蒙古-新疆有銷售.北京亦莊開發(fā)區(qū),天津濱海開發(fā)區(qū),秦皇島經濟開發(fā)區(qū),太原經濟開發(fā)區(qū),呼和浩特經濟開發(fā)區(qū),沈陽經濟開發(fā)區(qū),營口經濟開發(fā)區(qū),大連經濟開發(fā)區(qū),長春經濟開發(fā)區(qū),哈爾濱經濟開發(fā)區(qū),虹橋經濟開發(fā)區(qū),漕河涇開發(fā)區(qū),連云港開發(fā)區(qū),南通開發(fā)區(qū),昆山開發(fā)區(qū),南京開發(fā)區(qū),杭州開發(fā)區(qū),蕭山開發(fā)區(qū),溫州開發(fā)區(qū),寧波開發(fā)區(qū),蕪湖開發(fā)區(qū),合肥開發(fā)區(qū),福州開發(fā)區(qū),福清融僑開發(fā)區(qū),東山開發(fā)區(qū),南昌開發(fā)區(qū),威海開發(fā)區(qū),煙臺開發(fā)區(qū),青島開發(fā)區(qū),鄭州開發(fā)區(qū),武漢開發(fā)區(qū),長沙開發(fā)區(qū),蘿崗區(qū)開發(fā)區(qū),廣州南沙開發(fā)區(qū),惠州大亞灣開發(fā)區(qū),湛江開發(fā)區(qū),南寧開發(fā)區(qū),重慶開發(fā)區(qū),成都開發(fā)區(qū),貴陽開發(fā)區(qū),昆明開發(fā)區(qū),拉薩開發(fā)區(qū),西安開發(fā)區(qū),蘭州開發(fā)區(qū),西寧開發(fā)區(qū),銀川開發(fā)區(qū),烏魯木齊開發(fā)區(qū),石河子開發(fā)區(qū),金橋出口加工區(qū),蘇州工業(yè)園,寧波大榭開發(fā)區(qū),廈門海滄投資區(qū),海南洋浦開發(fā)區(qū)。
標準電阻 | 編程器 | 仿真器 | 數字電橋-LCR測試儀 |
圖示儀 | 電容測量儀-電容表 | IC燒錄器-IC集成電路測試儀 | 高頻Q表 |
內窺鏡 | 真空薄膜計 | 打印機 | 電容耦合測試儀 |
上拉電阻原理
原理:
當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
2、OC門電路必須加上拉電阻,才能使用。
3、為加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。
4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗,提供泄荷通路。
5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限增強抗干擾能力。
6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則包括:
1、從節(jié)約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流小。
2、從確保足夠的驅動電流考慮應當足夠;電阻小,電流大。
3、對于高速電路,過大的上拉電阻可能邊沿變平緩。
綜合考慮以上三點,通常在1k到10k之間選取。對下拉電阻也有類似道理
對上拉電阻和下拉的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要需要考慮以下幾個因素:
1. 驅動能力與功耗的平衡。以上拉電阻為例,一般地說,上拉電阻越小,驅動能力越強,但功耗越大,設計是應注意兩者之間的均衡。
2. 下級電路的驅動需求。同樣以上拉電阻為例,當輸出高電平時,開關管斷開,上拉
應適當選擇以能夠向下級電路提供足夠的電流。
3. 高低電平的設定。不同電路的高低電平的門檻電平會有不同,電阻應適當設定以確保能輸出正確的電平。以上拉電阻為例,當輸出低電平時,開關管導通,上拉電阻和開關管導通電阻分壓值應確保在零電平門檻之下。
4. 頻率特性。以上拉電阻為例,上拉電阻和開關管漏源級之間的電容和下級電路之間的輸入電容會形成RC延遲,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方面的需求。
下拉電阻的設定的原則和上拉電阻是一樣的。
OC門輸出高電平時是一個高阻態(tài),其上拉電流要由上拉電阻來提供,設輸入端每端口不大于100uA,設輸出口驅動電流約500uA,標準工作電壓是5V,輸入口的高低電平門限為0.8V(低于此值為低電平);2V(高電平門限值)。
選上拉電阻時:
500uA x 8.4K= 4.2即選大于8.4K時輸出端能下拉至0.8V以下,此為最小阻值,再小就拉不下來了。如果輸出口驅動電流較大,則阻值可減小,保證下拉時能低于0.8V即可。
當輸出高電平時,忽略管子的漏電流,兩輸入口需200uA
200uA x15K=3V即上拉電阻壓降為3V,輸出口可達到2V,此阻值為最大阻值,再大就拉不到2V了。選10K可用。COMS門的可參考74HC系列
設計時管子的漏電流不可忽略,IO口實際電流在不同電平下也是不同的,上述僅僅是原理,一句話概括為:輸出高電平時要喂飽后面的輸入口,輸出低電平不要把輸出口喂撐了(否則多余的電流喂給了級聯的輸入口,高于低電平門限值就不可靠了)
CopyRight 2013 版權所有 就是要儀器
宏勝集團北京中儀偉信科技有限公司 |
||
京ICP備09060824號-10 京公網安備11010602004306號-8
|